2021-09-03 23:18:08 索煒達電子 1055
項目編號:E774
文件大?。?13K
源碼說明:帶中文注釋
開發(fā)環(huán)境:Verilog
簡要概述:
用verilog實現(xiàn)minst 的數(shù)字識別, 可以用modelsim看結果, 如果要部署到fpga上, PL的資源要非常非常多
代碼下載:(包含5個仿真文件)
以數(shù)字2的仿真文件為例, 可以顯示以下的結果,因為最終0-9里 數(shù)字2的得分最高,所以判斷是2, 這里只是要判斷最有可能的數(shù)字, 就不再化成幾率的形式了
代碼里的x坐標和y坐標,是假設在480*272的lcd上顯示, 因為minst的像素是28*28的.我們假每4個LCD的像素點代表minst的一個點,那就是在中間紅色的區(qū)域才是數(shù)字顯示的區(qū)域
目錄│文件列表:
└ verilog_mnist-main
└ verilog_mnist-main
│ digital_recognition.v
│ myram_28X28.v
│ tb_result1_2x2.v
│ tb_result2_2x2.v
│ tb_result4_2x2.v
│ tb_result7_2x2.v
└ tb_result9_2x2.v